SRAM靈敏放大器的類(lèi)型及設(shè)計(jì)思想
來(lái)源:宇芯有限公司 日期:2020-05-11 10:53:13
本篇文章內(nèi)容宇芯電子主要介紹關(guān)于SRAM芯片中靈敏放大器的類(lèi)型以及設(shè)計(jì)。
如圖1 所示為幾種基本靈敏放大器的結(jié)構(gòu)。差分放大器因其具有抗干擾能力強(qiáng)、電壓擺幅大、偏置電路簡(jiǎn)單和線性度高的優(yōu)點(diǎn),多用在CMOS 存儲(chǔ)器讀出放大單元的設(shè)計(jì)中,如SRAM、DRAM 等。交叉耦合型靈敏放大器具有速度快的特點(diǎn)。
如圖(b)所示,交叉耦合放大電路中,由PMOS 管組成的交叉耦合對(duì)是由差分結(jié)構(gòu)中的電流鏡替代而成的,相對(duì)于差分電路而言,正反饋的結(jié)構(gòu)能加快讀取速度,然而由于其中的正反饋,使得它容易由于器件尺寸的不匹配而被鎖存在一個(gè)錯(cuò)誤的狀態(tài)。鎖存型靈敏放大器表現(xiàn)在當(dāng)CMOS 反相器處在它的過(guò)渡區(qū)時(shí)將表現(xiàn)出很高的增益。此時(shí)NMOS 和PMOS 管都導(dǎo)通,功耗較大,同時(shí)位線負(fù)載限制了它的速度。所以該結(jié)構(gòu)一般不應(yīng)用于
SRAM 中。
圖1 幾種基本靈敏放大器的結(jié)構(gòu)
為了在設(shè)計(jì)中既能提高存儲(chǔ)單元的讀取速度,又能增大信號(hào)的擺幅,在設(shè)計(jì)中,我們采用了差分與交叉耦合級(jí)聯(lián)結(jié)構(gòu)。
新型結(jié)構(gòu)靈敏放大器的設(shè)計(jì)思想
高性能靈敏放大器應(yīng)對(duì)位線電壓變化感應(yīng)靈敏, 當(dāng)其變化超過(guò)10% 時(shí)就應(yīng)輸出譯碼電路選中的存儲(chǔ)單元內(nèi)的值, 同時(shí)要求抗干擾能力強(qiáng), 功耗小。常規(guī)的CMOS交叉耦合靈敏放大器對(duì)信號(hào)的上拉作用強(qiáng), 下拉作用弱, 無(wú)論在電路響應(yīng)速度、增益還是在輸出擺幅上都難以達(dá)到要求;而差分結(jié)構(gòu)的靈敏放大電路的直流功耗是相當(dāng)大的,這些都限制了SRAM 總體性能的提高。
在已有的
sram芯片改進(jìn)方案的基礎(chǔ)上, 設(shè)計(jì)中給出了一種如圖1所示的改進(jìn)后的靈敏放大器電路結(jié)構(gòu)。該電路在設(shè)計(jì)上采用時(shí)鐘控制的靈敏放大器,它僅僅在激活的時(shí)候產(chǎn)生功耗,但是需要一個(gè)時(shí)序控制鏈以便在正確的時(shí)間激活。并且采用兩級(jí)串聯(lián)結(jié)構(gòu)。第一級(jí)采用交叉耦合結(jié)構(gòu),便于提高響應(yīng)速度, 第二級(jí)采用差分結(jié)構(gòu),便于提高增益,抗干擾能力強(qiáng)(共模信號(hào)的抑制作用較大)。 兩級(jí)之間的工作通過(guò)buffer控制。
關(guān)鍵詞:SRAM
宇芯有限公司自成立以來(lái),我們專(zhuān)注于代理國(guó)內(nèi)外各大知名品牌的半導(dǎo)體元器件,代理品牌有NETSOL、JSC、everspin代理、來(lái)?xiàng)頛yontek、ISSI、CYPRESS,
VTI等多個(gè)品牌總代理資質(zhì),主要產(chǎn)品線為sram、mram、psram等其他存儲(chǔ)器芯片,致力于為客戶提供具有競(jìng)爭(zhēng)優(yōu)勢(shì)的產(chǎn)品,是一家專(zhuān)業(yè)提供存儲(chǔ)方案解決商。